817《信號系統與數字電路》(數字電路)復習大綱
一、考試的基本要求
掌握數字電子技術課程的基本理論、基本知識和基本分析問題的方法。了解數字電子技術的新發展,新技術。正確掌握數字電子技術的課程內容,能夠分析數字電子電路及其簡單系統,具有較強的運用數字集成電路的能力
二、考試方式和考試時間
閉卷考試,共75分,考試時間90分鐘。
三、參考書目(僅供參考)
《電子技術基礎(數字部分)》第六版,康華光,高等教育出版社,2014年
四、試題類型:
主要包括簡答題、分析題、設計題等類型,并根據每年的考試要求做相應調整。
五、考試內容及要求
第1部分 邏輯代數
掌握數字信號的特點、雙值邏輯系統的概念。數字電路描述的數學工具——邏輯代數的運算定理和規則,以及邏輯函數的化簡和變換等內容。
第2部分 集成邏輯門電路
熟悉TTL和CMOS兩大類型的邏輯門的工作原理、特性曲線和參數指標,掌握常用的幾個系列邏輯門,以及集電極開路門和三態門。
第3部分組合數字電路
掌握組合數字電路的分析和設計方法,掌握譯碼器、編碼器、數據選擇器、比較器等常用
組合數字電路的工作原理及其應用。
第4部分集成觸發器
掌握基本RS觸發器和時鐘觸發器的電路構成、工作原理、參數和特性,以及幾種觸發器邏輯功能的描述方法。熟悉單穩態觸發器的電路構成、工作原理、特性和典型應用。掌握555定時器的構成和工作原理,以及由555定時器構成的單穩態觸發器、多諧振蕩器、施密特觸發器和壓控振蕩器的工作原理和典型應用。
第5部分時序數字電路
掌握時序數字電路的分析及設計。掌握典型的時序數字電路數碼寄存器、移位
寄存器、各種同步計數器的工作原理及其相應的中規模集成電路和典型應用。了解異步時序電路的分析和設計
第6部分大規模集成電路
掌握半導體存儲器的基本功能、分類,熟悉典型的半導體存儲器的的基本結構、工作原理和應用。可編程邏輯器件的概念、基本工作原理,通用陣列邏輯和在系統可編程邏輯器件的基本結構和簡單的使用方法。
第7部分 A/D、D/A轉換電路
理解數模轉換器的基本概念,熟練掌握權電阻求和網絡DAC和R-2R梯形電阻網絡DAC的電路形式和工作原理,掌握R-2R倒梯形電路網絡DAC的電路形式和工作原理,理解模數轉換器的組成及一些基本概念,掌握并行比較器ADC,雙積分裂ADC,逐次比較型ADC的電路形式和工作原理,了解電壓頻率轉換器VFC的電路形式和工作原理
來源未注明“中國考研網”的資訊、文章等均為轉載,本網站轉載出于傳遞更多信息之目的,并不意味著贊同其觀點或證實其內容的真實性,如涉及版權問題,請聯系本站管理員予以更改或刪除。如其他媒體、網站或個人從本網站下載使用,必須保留本網站注明的"稿件來源",并自負版權等法律責任。
來源注明“中國考研網”的文章,若需轉載請聯系管理員獲得相應許可。
聯系方式:chinakaoyankefu@163.com
掃碼關注了解考研最新消息
網站介紹 關于我們 聯系方式 友情鏈接 廣告業務 幫助信息
1998-2022 ChinaKaoyan.com Network Studio. All Rights Reserved. 滬ICP備12018245號