一、基本情況
劉素娟,女,1978年10月生,博士,副教授,碩士生導師,北京工業大學日新人才。
2006年6月,畢業于北京工業大學電子信息與控制工程學院,獲博士學位。
2006年7月至今在北京工業大學電子信息與控制工程學院工作。
2010年受國家外專局和國家集成電路人才培養基地資助,赴比利時魯汶大學K.U. Leuven做訪問學者,期間在歐洲微電子研發中心IMEC進修數模混合集成電路設計及SoC設計。
2014年赴愛爾蘭都柏林大學交流訪問。
二、研究方向:集成電路設計,包括模擬集成電路設計、數字集成電路設計、數模混合集成電路設計以及數字信號處理等。
三、主持的科研項目
國家自然科學基金, 基于頻率相關模型的時間交替ADC頻率響應失配誤差的自適應校正方法研究
國家教育部博士點基金,時間交替模數轉換器(TIADC)的全數字校準技術研究
北京市自然科學基金,基于信號重組的時間交替高速ADC的校準技術研究
北京市教委項目,時間交替模數轉換器的自適應校準方法研究
北京工業大學青年科研基金,時間交替模數轉換器時間誤差的數字校準技術研究
北京海爾集成電路設計有限公司,模擬-數字轉換器的數字后處理技術的研究
北京海爾集成電路設計有限公司,高速并行模數轉換器設計的關鍵技術研究
北京海爾集成電路設計有限公司,多通道模數轉換器通道失配誤差校正技術研究
四、教學工作
主講研究生《集成電路設計與Verilog語言》課程。
主講本科生《ASIC設計及應用》課程。
五、論文發表
近年來在IEEE Transactions、CSSP等國際期刊發表論文40余篇。
申請國家發明專利6項。
六、聯系方式
E-mail: liusujuan@bjut.edu.cn
Tel:010-67391641-839
地址:北京市朝陽區平樂園100號北京工業大學電子信息與控制工程學院
郵編:100124
來源未注明“中國考研網”的資訊、文章等均為轉載,本網站轉載出于傳遞更多信息之目的,并不意味著贊同其觀點或證實其內容的真實性,如涉及版權問題,請聯系本站管理員予以更改或刪除。如其他媒體、網站或個人從本網站下載使用,必須保留本網站注明的"稿件來源",并自負版權等法律責任。
來源注明“中國考研網”的文章,若需轉載請聯系管理員獲得相應許可。
聯系方式:chinakaoyankefu@163.com
掃碼關注了解考研最新消息
網站介紹 關于我們 聯系方式 友情鏈接 廣告業務 幫助信息
1998-2022 ChinaKaoyan.com Network Studio. All Rights Reserved. 滬ICP備12018245號